# Universidade de Brasília – UNB

Curso: Engenharia de Redes de Comunicação Disciplina: Laboratório de Sistemas Digitais

Turma: 08



Relatório da Disciplina Laboratório de Sistemas Digitais

Tema: Experimento 02 – Introdução à

linguagem VHDL

Aluno: Pedro Henrique Dias Avelar

Matrícula: 241037112 Professor: Eduardo Paiva

### Introdução

O presente experimento tem os seguintes objetivos:

- Implementar circuitos combinacionais simples utilizando a linguagem VHDL.
- Desenvolver módulos básicos somador completo e multiplexador que podem ser usados futuramente para implementar circuitos mais complexos.
- Simulação no ModelSim.

## Experimento 01 – Somador Completo

O somador completo é descrito pelas funções lógicas abaixo:

$$S = A \oplus B \oplus C_{in}$$

$$C_{out} = AB + AC_{in} + BC_{in}$$

Podemos representar as funções acima no Logisim pelo código abaixo:

```
-- Experimento 02 - Questão 01
-- Aluno: Pedro Henrique Dias Avelar 241037112
-- Turma 08
-- Data: 02/11/2024
-- Funções lógicas do somador completo:
-- S = A xor B xor Cin
-- Cout = AB or ACin or BCin
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY CIRCUITO_E02Q01 IS
   PORT (A,B,CIN: IN STD_LOGIC;
S,COUT: OUT STD_LOGIC);
                                                         --ENTRADAS
END CIRCUITO_E02Q01;
ARCHITECTURE ARC_CIRCUITO_E02Q01 OF CIRCUITO_E02Q01 IS
   S <= A XOR B XOR CIN;
                                                          --S = A \times B \times Cin
    COUT <= (A AND B) OR (A AND CIN) OR (B AND CIN); -- Cout = AB or ACin or BCin
END ARC_CIRCUITO_E02Q01;
```

Para a simulação do circuito, foram realizados os seguintes procedimentos:



Inicialmente a compilação do código VHDL;



Em seguida selecionei a opção "Start Simulation..." na aba "Simulate"



Para a simulação, selecionei a arquitetura

ARC\_CIRCUITO\_E02Q01 descrita no código VHDL acima



Repassei as portas lógicas de entrada e saída

da aba "Objects" para a aba "Wave



O sinal das portas lógicas A, B e  $C_{in}$  foi configurado "Clock" com a opção "First Edge — Falling" e um período de 40 para a porta A, 20 para a porta B e 10 para porta C. Isto foi feito para que a forma de onda da simulação se aproximasse da tabela verdade.



A "Run Length foi ajustada para 80, para que a simulação então

envolvesse apenas todas as combinações de entrada para as portas A,B e C<sub>in</sub>



Executei então a simulação com a opção "Simulate->Run->Run 100"



Este foi o resultado da simulação;



Porém o resultado pode ser melhor visualizado com a opção "Zoom Full"



O sinal das entradas e saídas pode ser obtido clicando no gráfico de onda – Na coluna "Msgs" temos o sinal da respectiva porta para o período (linha amarela) selecionado:



Montando a tabela-verdade, temos então que:

| Α | В | C <sub>in</sub> | S | $C_out$ |
|---|---|-----------------|---|---------|
| 0 | 0 | 0               | 0 | 0       |
| 0 | 0 | 1               | 1 | 0       |
| 0 | 1 | 0               | 1 | 0       |
| 0 | 1 | 1               | 0 | 1       |
| 1 | 0 | 0               | 1 | 0       |
| 1 | 0 | 1               | 0 | 1       |
| 1 | 1 | 0               | 0 | 1       |
| 1 | 1 | 1               | 1 | 1       |

# Experimento 02 - Multiplexador de 4 para 1

O multiplexador de 4 para 1 é descrito pela função lógica abaixo:

$$Y = D_0 \overline{S_1} \overline{S_0} + D_1 \overline{S_1} S_0 + D_2 S_1 \overline{S_0} + D_3 S_1 S_0$$

O multiplexador foi representado no Logisim pelo código abaixo:

```
-- Experimento 02 - Questão 02
-- Aluno: Pedro Henrique Dias Avelar 241037112
-- Turma 08
-- Data: 02/11/2024
-- Função lógica do multiplexador 4 para 1:
-- Y = D0!S1!S0 + D1!S1S0 + D2S1!S0 + D3S1S0
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY CIRCUITO_E02Q02 IS
      PORT (D: IN STD_LOGIC_VECTOR (3 DOWNTO 0);
        S: IN STD_LOGIC_VECTOR (1 DOWNTO 0);
                                                                                               --ENTRADA
                                                                                               --SELEÇÃO
               Y: OUT STD_LOGIC);
                                                                                               --SAŤDA
END CIRCUITO_E02Q02;
ARCHITECTURE ARC_CIRCUITO_E02Q02 OF CIRCUITO_E02Q02 IS
BEGIN
      Y <= (D(\theta) \text{ AND NOT}(S(1)) \text{ AND NOT}(S(\theta))) OR

(D(1) \text{ AND NOT}(S(1)) \text{ AND } S(\theta)) OR

(D(2) \text{ AND } S(1) \text{ AND NOT}(S(\theta))) OR

(D(3) \text{ AND } S(1) \text{ AND } S(\theta));
                                                                                               --D0!S1!S0
                                                                                               --D1!S1S0
                                                                                               --D2S1!S0
                                                                                                --D3S1S0
END ARC_CIRCUITO_E02Q02;
```

E a simulação foi então realizada para D = 0001, 0010, 0100 e 1000 e a seleção alternando entre 00, 01, 10 e 11:

#### D=0001



### D=0010



#### D=0100



#### D=1000



### Montando a tabela-verdade, temos então que:

| D3 | D2 | D1 | D0 | S1 | S0 | Υ |
|----|----|----|----|----|----|---|
| 0  | 0  | 0  | 1  | 0  | 0  | 1 |
| 0  | 0  | 0  | 1  | 0  | 1  | 0 |
| 0  | 0  | 0  | 1  | 1  | 0  | 0 |
| 0  | 0  | 0  | 1  | 1  | 1  | 0 |
| 0  | 0  | 1  | 0  | 0  | 0  | 0 |
| 0  | 0  | 1  | 0  | 0  | 1  | 1 |
| 0  | 0  | 1  | 0  | 1  | 0  | 0 |
| 0  | 0  | 1  | 0  | 1  | 1  | 0 |
| 0  | 1  | 0  | 0  | 0  | 0  | 0 |
| 0  | 1  | 0  | 0  | 0  | 1  | 0 |
| 0  | 1  | 0  | 0  | 1  | 0  | 1 |
| 0  | 1  | 0  | 0  | 1  | 1  | 0 |
| 1  | 0  | 0  | 0  | 0  | 0  | 0 |
| 1  | 0  | 0  | 0  | 0  | 1  | 0 |
| 1  | 0  | 0  | 0  | 1  | 0  | 0 |
| 1  | 0  | 0  | 0  | 1  | 1  | 1 |